ÇANKIRI KARATEKİN ÜNİVERSİTESİ - Bologna Bilgi Sistemi


  • Ders Tanımı
  • Ders Adı Kodu Yarıyıl Teori+Uygulama (Saat) Havuz Statü AKTS
    Gömülü Sistemler BİL434 GÜZ-BAHAR 2+0 S 4
    Öğrenme Çıktıları
    1-Donanım Programlama Dillerini kullanır.
    2-Kapı seviyesi ve davranışsal modellemeyi kavrar.
    3-DPD ile lojik devre tasarımı yapar.
    4-Lojik tasarımların test ve doğrulamalarını yapar.
    5-FPGA ile tasarımları sentezler ve uygular.
    Ön Koşul -
    Ders Dili Türkçe
    Dersin Sorumlusu Dr. Öğr. Üyesi Ayhan AKBAŞ
    Dersi Verenler -
    Ders Yardımcıları -
    Kaynaklar 1. Volnei A. Pedroni, Circuit Design with VHDL. 2. Pong P. Chu,FPGA Prototyping By VHDL Examples, 2008. 3. Raj Kamal,Embedded Systems: Architecture, Programming and Desing, McGraw Hill, 2nd edition , ISBN: 0070667640, 2008. 4. Tammy Noergaard, Embedded Systems Architecture: A Comprehensive Guide for Engineers and Programmers, Elseiver, ISBN: 0-7506-7792-9, 2005. 5. Wakerlly J. F. Dijital Design, Prentice Hall, 2006.
    Yardımcı Kitap -
    Dersin Amacı Bilgisayar destekli lojik tasarım ve Donanım Programlama Dillerinden VHDL in öğretilmesidir.
    Dersin İçeriği Lojik tasarım ile ilgili genel bilgiler: Kombinezonsal ve ardışıl devreler, VHDL ortamının tanıtımı, VHDL dil semantiğinin ve anahtar kelimelerinin tanıtımı, Kapı seviyesi tasarım modeli, Davranışsal tasarım modeli, VHDL ile örnek kombinezonsal devre tasarımları, VHDL ile örnek kombinezonsal devre benzetimleri, FPGA ile sentezleme, VHDL ile örnek ardışıl devre tasarımları, VHDL ile örnek ardışıl devre benzetimleri, FPGA ile sentezleme
    Çankırı Karatekin Üniversitesi  Bilgi İşlem Daire Başkanlığı  @   2017 - Webmaster